`
chrisongs
  • 浏览: 25963 次
  • 性别: Icon_minigender_1
  • 来自: 深圳
最近访客 更多访客>>
社区版块
存档分类
最新评论

同步整形电路

    博客分类:
  • FPGA
阅读更多
  CPLD/FPGA同步电路具备最稳定的工作状态和工作性能,因此经常需要将外部输入的异步信号进行同步处理(与系统时钟同步)和整形(将输入信号由不规则波形提取为具备一个时钟周期长的脉冲信号)
  同步整形的基本方法就是通过时钟对异步信号连续采样得到同步信号,然后由前后两次的同步采样进行逻辑组合得到整形输出。
  以下是一个利用上升沿完成信号同步整形的设计:
module syn_posedge_2WideClk(clk, rst_n, din, dout);
    input clk;
    input rst_n;
    input din;
    output dout;
	 
	 reg d_temp1, d_temp0, d_temp2;
	 
	 always @(posedge clk) begin
		
		if(!rst_n) begin
			d_temp2 <= 0;
			d_temp1 <= 0;
			d_temp0 <= 0;
		end
		else begin
			d_temp0 <= din;
			d_temp1 <= d_temp0;
			d_temp2 <= d_temp1;
		end
	end
	
	assign dout = d_temp0 && (~d_temp2);

endmodule

功能仿真得到的波形为:



总结:首先,通过D触发器采样输入信号,将其数值宽度划分为一个时钟周期宽度的数值。其次,设定两次采样,则是结合后面的处理电路,将输出信号同步到一个时钟宽度。如果要将输入信号同步到N个时钟宽度,则需要N+1级D触发器级联,然后将第1级和第N+1级触发器的值送入后续处理逻辑。第三,对D触发采样值的处理逻辑,就是一个简单的判断上升沿的组合逻辑,其逻辑为:dout = d_temp0 && (d_temp(N+1))
  • 大小: 5.4 KB
0
0
分享到:
评论

相关推荐

    基于VHDL语言的数字频率计的设计方案

    本文提出了一种基于VHDL语言的数字频率计的设计方案,该方案通过采用自顶向下的设计方法,用VHDL语言对状态机、计数器、十分频、同步整形电路等进行编程,用QuartusⅡ对状态机、计数器、同步整形电路、分频电路进行...

    行业-电子政务-数字波形整形电路、频率倍增电路和外部同步方法以及外部同步电路的介绍分析.rar

    行业-电子政务-数字波形整形电路、频率倍增电路和外部同步方法以及外部同步电路的介绍分析.rar

    电子测量中的基于VHDL语言的数字频率计的设计方案

    摘要:本文提出了一种基于VHDL语言的数字频率计的设计方案,该方案通过采用自顶向下的设计方法,用VHDL语言对状态机、计数器、十分频、同步整形电路等进行编程,用QuartusⅡ对状态机、计数器、同步整形电路、分频...

    VHDL编程实例源代码包括出租车计费器键盘消抖电路乒乓球游戏机合集.zip

    VHDL编程实例源代码包括出租车计费器键盘消抖电路乒乓球游戏机合集: 4乘4矩阵键盘的扫描程序 ...同步整形电路(上升沿触发) 同步整形电路(下降沿触发) 指示灯循环 状态机 说明.txt 键盘消抖电路

    用于同步整流的周期性变结构波形整形理论 (2005年)

    从而得到理想的同步整流驱动波形,利用周期性变结构整形理论完整地解释了一种现有的电荷自维持电路,并且构造出了一系列新颖的周期性变结构整形电路,对一个36~75V输入,5V/10A输出,采用周期性变结构整形电路的...

    实用文库汇编之单片机简易频率计课程设计.doc

    根据上述的基于单片机的数字频率计的设计原理,我们可设计一个由放大整形电路、分 频电路、多路数据选择器、AT89C51以及显示电路来构成的数字式频率计,其系统框图如 图3所示。 图3 硬件设计 AT89C51单片机及其引脚...

    单片机简易频率计课程设计.doc

    根据上述的基于单片机的数字频率计的设计原理,我们可设计一个由放大整形电路、分 频电路、多路数据选择器、AT89C51以及显示电路来构成的数字式频率计,其系统框图如 图3所示。 图3 硬件设计 AT89C51单片机及其引脚...

    中南大学信息院《数字电子技术基础》

    6.由555定时器构成的三种电路中,( )和( )是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对( )进行编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复...

    矿井延时震源同步采集装置设计-论文

    当发爆器起爆时,发爆器起爆电雷管发出的高压电流通过电流互感器作用产生感应电流,通过整形电路将感应电流信号转换成矿用节点式地震仪能够识别的电压脉冲信号,同时近场震动拾震器接收炸药延时起爆产生的震动信号并...

    基于CCl050的FSK发射电路设计

    基于CCl050的FSK发射电路外围设计简单,通过编程设置内部寄存器使CCl050性能达到最佳,并通过编程设置发射,接收低功耗模式、射频输出功率/ 频率、FSK频偏、晶体振荡器基准频率、振荡器电源导通和关断、数据速率和...

    WS2811 中文手册

    WS2811 是三通道LED驱动控制专用电路,芯片内部包含了智能数字接口数据锁存信号整形放大驱动电路,还包含有高精度的内部振荡器和15V高压可编程定电流输出驱动器。 同时,为了降低电源纹波,3个通道有一定的延时导通...

    论文研究-全数字锁相环实现的自适应低通滤波电路.pdf

    输入信号经整形后产生方波信号,方波信号经FPGA实现的全数字锁相环锁相同步倍频后,再将同步倍频信号输入到开关电容滤波器MAX295的时钟输入端,通过该时钟信号来控制滤波器的截止频率,从而实现滤波器频率的自动跟踪...

    WS2811规格书_V1.4_CN.pdf

    WS2811是三通道LED驱动控制专用电路,芯片内部包含了智能数字接口数据锁存信号整形放大驱动电路, 还包含有高精度的内部振荡器和20V高压可编程定电流输出驱动器。 同时,为了降低电源纹波,3个通道有一定 的延时导通...

    一种高清视频同步分离器的设计 (2011年)

    目前在实现同步信号分离功能的芯片中都存在无法正确分离1080p高清视频同步信号的问题,这些电路通常需要加入整形纠正电路,一方面造成滞后时间过长,另一方面增加了电路的成本.针对这些问题,通过设计一种新的高清...

    011E题 数字信号传输性能分析仪

    数字信号发生模块和伪随机信号发生模块由FPGA产生,伪随机信号发生器和低通滤波器模拟传输信道,数字信号分析模块由滤波和整形电路构成。。。。。。,此外本系统还能实现COD等功能,经测试,各项指标均能满足设计...

    课程设计:频率计设计范例

    该方案可以测量多个通带的信号,通过同步门和功能切换部分电路对电路进行分时复用。用两个计数器实现时间计数和事件计数分开。在有必要的显示其他通道的测量结果的时候另一个通道的数据会被存在单片机里。并可以通过...

    单片机简易频率计课程设计.docx

    单片机简易频率计课程设计 11 1 1 单片机简易频率计课程设计全文共18页,当前为第1页。... 图2 由上图可以看出,待测信号经过放大整形电路后得到一个待测信号的脉冲信号,然后通过计数器计数,可得到需要的频率值,最

    2015年全国大学生电子设计竞赛优秀论文集合,2015年电赛赛题(数字频率计、风力摆、双向DC-DC变换器)-电路方案

    该数字频率计以STM32为主控器,将输入信号依次通过放大、整形和分频模块处理后再进行测量,为了满足不同频率和电压的输入信号的测量任务,我们在放大电路和整形电路之间加上了钳位电路,用于稳定电压值,最后的测量...

    现代直流伺服控制技术及其系统设计

    4缓冲器设计和负载线整形 4.1缓冲器的必要性 4.2负载线分析 4.3在PWM系统中的缓冲器设计 举例 第5章 PWM系统控制电路 1脉宽调制器的一般特性及电路 1.1脉宽调制器的一般特性 1.2恒频波形发生器 1.3脉宽...

Global site tag (gtag.js) - Google Analytics